### Compiladores 24-2 Back-end y generación de código

#### Lourdes del Carmen González Huesca

luglzhuesca@ciencias.unam.mx

Facultad de Ciencias, UNAM

27 Mayo 2024



#### generación de código

#### Para generar código eficiente:

- Selección de instrucciones
- Register Transfer Language
- · Explicit Register Transfer Language
- · Location Transfer Language
  - Se eliminan los pseudoregistros para usar los registros físicos y los espacios en la pila para preparar la ejecución:
    - analizar la vida útil de los valores
    - construcción de la gráfica de interferencia
    - coloración de la gráfica para la asignación en la pila
- Código Linearizado

#### generación de código

#### Para generar código eficiente:

- Selección de instrucciones
- Register Transfer Language
- Explicit Register Transfer Language
- · Location Transfer Language
  - Se eliminan los pseudoregistros para usar los registros físicos y los espacios en la pila para preparar la ejecución:
    - analizar la vida útil de los valores
    - construcción de la gráfica de interferencia
    - coloración de la gráfica para la asignación en la pila
- · Código Linearizado

¿Cómo asignar registros de manera eficiente?

#### Asignación de registros

 Número finito de registros en un procesador que deben ser usados de la forma más eficiente posible: mapear todas las variables de un programa a los registros.

#### Asignación de registros

- Número finito de registros en un procesador que deben ser usados de la forma más eficiente posible: mapear todas las variables de un programa a los registros.
- La asignación de registros maneja los registros para almacenar los valores de la variables y almacenar temporalmente valores directo en la memoria.

#### Asignación de registros

- Número finito de registros en un procesador que deben ser usados de la forma más eficiente posible: mapear todas las variables de un programa a los registros.
- La asignación de registros maneja los registros para almacenar los valores de la variables y almacenar temporalmente valores directo en la memoria.
- La asignación se puede realizar en el middle-end o en el back-end pero en ambos casos se usan las mismas técnicas:

#### Asignación de registros

- Número finito de registros en un procesador que deben ser usados de la forma más eficiente posible: mapear todas las variables de un programa a los registros.
- La asignación de registros maneja los registros para almacenar los valores de la variables y almacenar temporalmente valores directo en la memoria.
- La asignación se puede realizar en el middle-end o en el back-end pero en ambos casos se usan las mismas técnicas:
  - calcular si una variable esta viva en cierto punto o estado del programa
  - · decidir si dos variables pueden compartir un registro
  - spilling (almacenamiento en memoria de ciertos valores)

liveness

El estado de un programa o un punto en su ejecución involucra un antes y un después de cierta instrucción cercana a lenguaje máquina.

#### liveness

El estado de un programa o un punto en su ejecución involucra un antes y un después de cierta instrucción cercana a lenguaje máquina.

Una variable está *viva* si el valor que contiene en ese punto o estado puede ser usado en cómputos futuros.

En otro caso se dice que está muerta.

#### liveness

El estado de un programa o un punto en su ejecución involucra un antes y un después de cierta instrucción cercana a lenguaje máquina.

Una variable está *viva* si el valor que contiene en ese punto o estado puede ser usado en cómputos futuros.

En otro caso se dice que está muerta.

- si una instrucción usa el contenido de una variable entonces está viva al inicio de esa instrucción
- si la variable se le asigna un valor en la instrucción pero no es usada como operando entonces está muerta
- si la variable está viva al final de una instrucción y ésta no le asigna un valor entonces está viva al inicio de la instrucción
- 4. una variable está viva si al final de una instrucción si está viva al inicio de cualquier instrucción sucesiva inmediatamente

#### liveness

El estado de un programa o un punto en su ejecución involucra un antes y un después de cierta instrucción cercana a lenguaje máquina.

Una variable está *viva* si el valor que contiene en ese punto o estado puede ser usado en cómputos futuros.

En otro caso se dice que está muerta.

- si una instrucción usa el contenido de una variable entonces está viva al inicio de esa instrucción
- si la variable se le asigna un valor en la instrucción pero no es usada como operando entonces está muerta
- si la variable está viva al final de una instrucción y ésta no le asigna un valor entonces está viva al inicio de la instrucción
- 4. una variable está viva si al final de una instrucción si está viva al inicio de cualquier instrucción sucesiva inmediatamente

liveness generated - killed - propagated

análisis de liveness

Diseñar ecuaciones que describan cuándo se genera *liveness*, cuándo muere y cuándo se propaga una variable

- 1. enumerar cada instrucción de una IR
- calcular el conjunto de sucesores para cada instrucción, suc[i], es decir las instrucciones que pueden estar después de ejecutar dicha instrucción
- para cada instrucción calcular el conjunto de variables que pueden ser leidas o generadas por dicha instrucción gen[i]
- 4. calcular el conjunto de variables que son matadas en una instrucción *kill*[*i*]
- 5. para cada instrucción *i* se tienen dos conjuntos para describir el estado de *liveness* al inicio *in*[*i*] y al final *out*[*i*]

análisis de liveness

**suc** Para cada tipo de instrucción se definen reglas para calcular las instrucciones siguientes:

- la instrucción j está en suc[i] si está enlistada justo después de la instrucción i, a menos que i sea GOTO o IF-THEN-ELSE
- si i es un GOTO 1, entonces el número de la instrucción de LABEL 1 está en suc[i]
- 3. si la instrucción *i* es IF p THEN 11 ELSE 12 entonces las instrucciones de LABEL 11 y LABEL 12 están en *suc*[*i*]

análisis de *live<u>ness</u>* 

| Instruction i                          | gen[i]    | kill[i]      |
|----------------------------------------|-----------|--------------|
| LABEL l                                | 0         | 0            |
| x := y                                 | {y}       | {x}          |
| x := k                                 | 0         | { <i>x</i> } |
| $x := \mathbf{unop} \ y$               | {y}       | { <i>x</i> } |
| $x := \mathbf{unop} \ k$               | 0         | {x}          |
| x := y  binop $z$                      | $\{y,z\}$ | { <i>x</i> } |
| x := y  binop $k$                      | {y}       | { <i>x</i> } |
| x := M[y]                              | {y}       | { <i>x</i> } |
| x := M[k]                              | 0         | { <i>x</i> } |
| M[x] := y                              | $\{x,y\}$ | 0            |
| M[k] := y                              | {y}       | Ø            |
| GOTO l                                 | 0         | 0            |
| IF $x$ relop $y$ THEN $l_t$ ELSE $l_f$ | $\{x,y\}$ | Ø            |
| $x := CALL \ f(args)$                  | args      | { <i>x</i> } |

Conjuntos de variables generadas o muertas en una instrucción.

análisis de liveness

Ecuaciones para describir la variables vivas al inicio y al final de una instrucción que se resuelven usando puntos fijos

$$in[i] = gen[i] \bigcup (out[i] \setminus kill[i])$$
  
 $out[i] = \bigcup_{i \in suc[i]} in[j]$ 

análisis de liveness

Ecuaciones para describir la variables vivas al inicio y al final de una instrucción que se resuelven usando puntos fijos

$$in[i] = gen[i] \bigcup (out[i] \setminus kill[i])$$
  
 $out[i] = \bigcup_{i \in suc[i]} in[j]$ 

#### Recursivamente:

- · inicializar cada conjunto como vacíos
- repetir el cálculo de nuevos valores hasta que no hay cambios en el conjunto

ejemplo: liveness

$$in[i] = gen[i] \cup (out[i] \setminus kill[i])$$
  
 $out[i] = \bigcup_{j \in suc[i]} in[j]$ 

- 1: a := 0
- 2: b := 1
- 3: z := 0
- 4: LABEL loop
- 5: IF n = z THEN end ELSE body
- 6: LABEL body
- 7: t := a + b
- 8: a := b
- 9: b := t
- 10: n := n 1
- 11: z := 0
- 12: GOTO loop
- 13: LABEL end

- Una vez que se ha determinado el ciclo de liveness de cada variable se puede decidir si dos variables están en condición de compartir un registro.
- ✓ Dos variables pueden compartir un registro si ninguna de ellas interfiere con la otra, esto puede ser que no estén vivas en el mismo estado del programa.

- ★ Una vez que se ha determinado el ciclo de liveness de cada variable se puede decidir si dos variables están en condición de compartir un registro.
- ✓ Dos variables pueden compartir un registro si ninguna de ellas interfiere con la otra, esto puede ser que no estén vivas en el mismo estado del programa.
  - Decimos que una variable x interfiere con una variable y si
    - 1.  $x \neq y$
    - 2. hay una instrucción i tal que  $x \in kill[i]$ ,  $y \in out[i]$  y la instrucción i no es x := y

gráfica de interferencia

#### Condiciones para decidir interferencia:

 después de una asignación x := y, estas variables pueden estar vivas al mismo tiempo y pueden compartir un registro dado que tienen el mismo valor

#### gráfica de interferencia

#### Condiciones para decidir interferencia:

- después de una asignación x := y, estas variables pueden estar vivas al mismo tiempo y pueden compartir un registro dado que tienen el mismo valor
- si x ∉ out[i] a pesar de que x ∈ kill[i] entonces x no debería de estar viva después de la instrucción i pero puede interferir con cualquier variable en out[i]

gráfica de interferencia

#### Condiciones para decidir interferencia:

- después de una asignación x := y, estas variables pueden estar vivas al mismo tiempo y pueden compartir un registro dado que tienen el mismo valor
- si x ∉ out[i] a pesar de que x ∈ kill[i] entonces x no debería de estar viva después de la instrucción i pero puede interferir con cualquier variable en out[i]

Algunas condiciones pueden servir como optimizaciones al código y otras pueden asegurar la corrección del programa al preservar el comportamiento del programa.

#### gráfica de interferencia

#### Condiciones para decidir interferencia:

- después de una asignación x := y, estas variables pueden estar vivas al mismo tiempo y pueden compartir un registro dado que tienen el mismo valor
- si x ∉ out[i] a pesar de que x ∈ kill[i] entonces x no debería de estar viva después de la instrucción i pero puede interferir con cualquier variable en out[i]

Algunas condiciones pueden servir como optimizaciones al código y otras pueden asegurar la corrección del programa al preservar el comportamiento del programa.

Para calcular las variables que interfieren:

- 1. considerar las instrucciones de asignación y la variable a la izquierda
- para cada instrucción j en 1., calcular la interferencia al obtener la diferencia entre los conjuntos out[j] y kill[j]
- 3. obtener una gráfica donde los vértices son variables y cada arista indica la interferencia obtenida en 2.

ejemplo: cálculo de in & out

| 2:  | b := 1                        |
|-----|-------------------------------|
| 3:  | z := 0                        |
| 4:  | LABEL loop                    |
| 5:  | IF $n = z$ THEN end ELSE body |
| 6:  | LABEL body                    |
| 7:  | t := a + b                    |
| 8:  | a := b                        |
| 9:  | b := t                        |
| 10: | n := n - 1                    |
| 11: | z := 0                        |
| 12: | GOTO loop                     |

LABEL end

1: a := 0

| i  | succ[i] | gen[i] | kill[i] |
|----|---------|--------|---------|
| 1  | 2       |        | а       |
| 2  | 3       |        | b       |
| 3  | 4       |        | z       |
| 4  | 5       |        |         |
| 5  | 6,13    | n,z    |         |
| 6  | 7       |        |         |
| 7  | 8       | a,b    | t       |
| 8  | 9       | b      | а       |
| 9  | 10      | t      | b       |
| 10 | 11      | n      | n       |
| 11 | 12      |        | z       |
| 12 | 4       |        |         |
| 13 |         |        |         |

|    | Initial |       | Iteration 1 |            | Iteration 2 |            | Iteration 3 |            |
|----|---------|-------|-------------|------------|-------------|------------|-------------|------------|
| i  | out[i]  | in[i] | out[i]      | in[i]      | out[i]      | in[i]      | out[i]      | in[i]      |
| 1  |         |       | n,a         | n          | n,a         | n          | n,a         | n          |
| 2  |         |       | n, a, b     | n,a        | n, a, b     | n,a        | n, a, b     | n,a        |
| 3  |         |       | n, z, a, b  | n, a, b    | n, z, a, b  | n, a, b    | n, z, a, b  | n, a, b    |
| 4  |         |       | n, z, a, b  | n,z,a,b    | n, z, a, b  | n, z, a, b | n, z, a, b  | n, z, a, b |
| 5  |         |       | a,b,n       | n, z, a, b | a,b,n       | n, z, a, b | a,b,n       | n, z, a, b |
| 6  |         |       | a,b,n       | a,b,n      | a,b,n       | a,b,n      | a,b,n       | a,b,n      |
| 7  |         |       | b,t,n       | a,b,n      | b,t,n       | a,b,n      | b,t,n       | a,b,n      |
| 8  |         |       | t, n        | b,t,n      | t, n, a     | b,t,n      | t, n, a     | b,t,n      |
| 9  |         |       | n           | t, n       | n, a, b     | t, n, a    | n, a, b     | t, n, a    |
| 10 |         |       |             | n          | n, a, b     | n, a, b    | n, a, b     | n, a, b    |
| 11 |         |       |             |            | n, z, a, b  | n, a, b    | n, z, a, b  | n, a, b    |
| 12 |         |       |             |            | n, z, a, b  | n, z, a, b | n, z, a, b  | n, z, a, b |
| 13 |         |       | a           | a          | а           | а          | а           | а          |

### ejemplo: gráfica de interferencia

| 2:  | b := 1                        |
|-----|-------------------------------|
| 3:  | z := 0                        |
| 4:  | LABEL loop                    |
| 5:  | IF $n = z$ THEN end ELSE body |
| 6:  | LABEL body                    |
| 7:  | t := a + b                    |
| 8:  | a := b                        |
| 9:  | b := t                        |
| 10: | n := n - 1                    |
| 11: | z := 0                        |
| 12: | GOTO loop                     |
| 13: | LABEL end                     |

1: a := 0

| i  | succ[i] | gen[i] | kill[i] |
|----|---------|--------|---------|
| 1  | 2       |        | а       |
| 2  | 3       |        | b       |
| 3  | 4       |        | z       |
| 4  | 5       |        |         |
| 5  | 6,13    | n,z    |         |
| 6  | 7       |        |         |
| 7  | 8       | a,b    | t       |
| 8  | 9       | b      | а       |
| 9  | 10      | t      | b       |
| 10 | 11      | n      | n       |
| 11 | 12      |        | z       |
| 12 | 4       |        |         |
| 13 |         |        |         |

|    | Initial   |      | Iteration 1 |            | Iteration 2 |            | Iteration 3 |            |
|----|-----------|------|-------------|------------|-------------|------------|-------------|------------|
| i  | out[i] in | i[i] | out[i]      | in[i]      | out[i]      | in[i]      | out[i]      | in[i]      |
| 1  |           |      | n,a         | n          | n,a         | n          | n,a         | n          |
| 2  |           |      | n, a, b     | n,a        | n, a, b     | n,a        | n, a, b     | n,a        |
| 3  |           |      | n, z, a, b  | n, a, b    | n, z, a, b  | n, a, b    | n, z, a, b  | n, a, b    |
| 4  |           |      | n, z, a, b  | n,z,a,b    | n, z, a, b  | n, z, a, b | n, z, a, b  | n, z, a, b |
| 5  |           |      | a,b,n       | n, z, a, b | a,b,n       | n, z, a, b | a,b,n       | n, z, a, b |
| 6  |           |      | a,b,n       | a,b,n      | a,b,n       | a,b,n      | a,b,n       | a,b,n      |
| 7  |           |      | b,t,n       | a,b,n      | b,t,n       | a,b,n      | b,t,n       | a,b,n      |
| 8  |           |      | t, n        | b,t,n      | t, n, a     | b,t,n      | t, n, a     | b,t,n      |
| 9  |           |      | n           | t, n       | n, a, b     | t, n, a    | n, a, b     | t, n, a    |
| 10 |           |      |             | n          | n, a, b     | n, a, b    | n, a, b     | n, a, b    |
| 11 |           |      |             |            | n, z, a, b  | n, a, b    | n, z, a, b  | n, a, b    |
| 12 |           |      |             |            | n, z, a, b  | n, z, a, b | n, z, a, b  | n, z, a, b |
| 13 |           |      | a           | а          | а           | а          | а           | а          |

gráfica de interferencia

✓ Después de obtener la gráfica de interferencia se decide si dos variables comparten registro si no están conectadas en la gráfica.

gráfica de interferencia

 ✓ Después de obtener la gráfica de interferencia se decide si dos variables comparten registro si no están conectadas en la gráfica.
 ¿Cómo asignar un registro a cada nodo de la gráfica?

- ✓ Después de obtener la gráfica de interferencia se decide si dos variables comparten registro si no están conectadas en la gráfica.
  - ¿Cómo asignar un registro a cada nodo de la gráfica?
    - a cada vértice de la gráfica se le asigna un número diferente de registro;
    - el número de registros no debe sobrepasar el número de registros disponibles;

- ✓ Después de obtener la gráfica de interferencia se decide si dos variables comparten registro si no están conectadas en la gráfica.
  - ¿Cómo asignar un registro a cada nodo de la gráfica?
    - a cada vértice de la gráfica se le asigna un número diferente de registro;
    - el número de registros no debe sobrepasar el número de registros disponibles;
  - ¿Cómo resolver el problema anterior?

- ✓ Después de obtener la gráfica de interferencia se decide si dos variables comparten registro si no están conectadas en la gráfica.
  - ¿Cómo asignar un registro a cada nodo de la gráfica?
    - a cada vértice de la gráfica se le asigna un número diferente de registro;
    - el número de registros no debe sobrepasar el número de registros disponibles;
  - ¿Cómo resolver el problema anterior?
- Colorear la gráfica de interferencia con tantos colores como número de registros disponibles.

- Después de obtener la gráfica de interferencia se decide si dos variables comparten registro si no están conectadas en la gráfica.
  - ¿Cómo asignar un registro a cada nodo de la gráfica?
    - a cada vértice de la gráfica se le asigna un número diferente de registro;
    - el número de registros no debe sobrepasar el número de registros disponibles;
  - ¿Cómo resolver el problema anterior?
- Colorear la gráfica de interferencia con tantos colores como número de registros disponibles.
- X Problema NP-completo

coloración de la gráfica

#### Usar una heurística para la coloración:

- si un nodo de la gráfica tiene menos de n aristas, con n el número de colores, entonces se puede omitir el nodo y colorear el resto de la gráfica
- las aristas de ese nodo pueden ser coloreadas con a lo más n-1 colores
- · asegurando que se puede colorear el nodo usando otro color

coloración de la gráfica

Usar una heurística para la coloración:

- si un nodo de la gráfica tiene menos de n aristas, con n el número de colores, entonces se puede omitir el nodo y colorear el resto de la gráfica
- las aristas de ese nodo pueden ser coloreadas con a lo más n-1 colores
- asegurando que se puede colorear el nodo usando otro color

Si no existe un nodo con menos de *n* aristas, usar otra heurística.

spilling

- Si la coloración de la gráfica no se logra, entonces no se podrán almacenar los valores de las variables en los registros.
- Se deben seleccionar algunas variables para almacenar su valor en memoria.

spilling

- Si la coloración de la gráfica no se logra, entonces no se podrán almacenar los valores de las variables en los registros.
- Se deben seleccionar algunas variables para almacenar su valor en memoria.

¿Cuáles variables seleccionar para hacer spilling?

#### spilling

- Si la coloración de la gráfica no se logra, entonces no se podrán almacenar los valores de las variables en los registros.
- Se deben seleccionar algunas variables para almacenar su valor en memoria.
  - ¿Cuáles variables seleccionar para hacer spilling?
- ✓ Serán las variables que no se les ha podido asignar un color al usar algún algoritmo que implemente una heurística para coloración.
  - Se guardará en memoria a las variables que tengan más interferencias.
  - Se modificará el código para incorporar estos registros (spilling).

#### spilling

 $\boldsymbol{x}$  es una variable con muchas interferencias (inclusive mayor al número de registros)

- Escoger una dirección en memoria addr\_x para almacenar el valor de la variable x
- Para cada instrucción i que lea o asigne a x se actualiza x a xi
- Antes de cada instrucción i que use xi se incluye x\_i := M[addr\_x]
- Después de cada instrucción i que asigne xi se incluye
   M[addr\_x] := x\_i
- Si x es una variable viva al inicio del programa agregar M[addr\_x] := x al inicio
- Si x es una variable viva al final del programa, agregar
   x\_i := M[addr\_x]

#### spilling

x es una variable con muchas interferencias (inclusive mayor al número de registros)

- Escoger una dirección en memoria addr\_x para almacenar el valor de la variable x
- Para cada instrucción i que lea o asigne a x se actualiza x a xi
- Antes de cada instrucción i que use xi se incluye x\_i := M[addr\_x]
- Después de cada instrucción i que asigne xi se incluye M[addr\_x] := x\_i
- Si x es una variable viva al inicio del programa agregar M[addr\_x] := x al inicio
- Si x es una variable viva al final del programa, agregar
   x i := M[addr x]

Una vez que se ha actualizado el programa, se debe repetir el proceso de asignación de registros (cálculo de *liveness*, etc.).

optimizaciones

✓ Eliminar redundancias en el código, mejorar la velocidad de ejecución y minimizar el tamaño del código.

#### optimizaciones

- ✓ Eliminar redundancias en el código, mejorar la velocidad de ejecución y minimizar el tamaño del código.
  - Optimizaciones en fases particulares del compilador: representaciones intermedias

# Back-end optimizaciones

- ✓ Eliminar redundancias en el código, mejorar la velocidad de ejecución y minimizar el tamaño del código.
  - Optimizaciones en fases particulares del compilador: representaciones intermedias eliminar código muerto, propagar el uso de constantes, visibilizar los saltos o las excepciones, calcular invariantes de ciclos, tomar ventaja de las caracterísicas del procesador o del hardware
  - · Alcance de la optimización: local, global, interprocedural

### Compilación



Imagen tomada del curso de F. Pfenning https://www.cs.cmu.edu/~fp/courses/15411-f14/

### Referencias

- [1] Jean-Christophe Filliâtre.
  Curso Compilation (inf564) école Polytechnique, Palaiseau, Francia.
  http://www.enseignement.polytechnique.fr/informatique/INF564/, 2018.
  Material en francés.
- [2] Torben Ægidius Mogensen. Basics of Compiler Design. Lulu Press, 2010.
- [3] Frank Pfenning. Notas del curso (15-411) Compiler Design. https://www.cs.cmu.edu/~fp/courses/15411-f14/, 2014.
- [4] Linda Torczon and Keith Cooper. Engineering A Compiler. Morgan Kaufmann Publishers Inc., San Francisco, CA, USA, 2nd edition, 2011.